# Sistemas empotrados y módulos IP

Maestría en Sistemas Digitales

## Alejandro J. Cabrera Sarmiento

Dpto. de Automática y Computación Universidad Tecnológica de La Habana "José Antonio Echeverría" CUJAE

alex @automatica.cujae.edu.cu



# Técnicas avanzadas de diseño de sistemas digitales

- Lenguajes de descripción de hardware
- Dispositivos programables
- Sistemas empotrados (SoC, SoPC)
- Reusabilidad
  - Módulos de Propiedad Intelectual (IP)
- Codiseño HW/SW

Paquete tecnológico



# Objetivo de los sistemas empotrados

- Integrar funcionalidad diversa en un solo chip
- Ventajas significativas
- Origen:
  - Microcontroladores

(single chip microcomputer)





# Sistemas empotrados

Integración de 2 ó mas macrocomponentes utilizadas previamente como CI independientes

- Realización System on Programmable Chip (SoPC)
- El μC sólo realiza una funcionalidad SW
- Necesidad de añadir HW específico on chip
- Usualmente, implementaciones híbridas HW/SW
- · Basados en técnicas de reusabilidad

Pero... ¿cómo integrar un µC en un FPGA?



## Reusabilidad

- No se puede perder tiempo en diseñar componentes ya utilizados y verificados previamente
- Necesidad de reutilización de componentes
- Necesidad de descripciones SW de componentes HW complejas



Módulos de Propiedad Intelectual



## Módulos de Propiedad Intelectual

- Descripción software de componentes hardware complejas
  - Ficheros: código fuente, netlist, ...
- Bloques funcionales pre diseñados y pre verificados
- Hardware configurable
- Base de la reusabilidad

Espina dorsal de las técnicas avanzadas de diseño digital



## Tipos de IP

- Soft CORE
  - Descripción de comportamiento
  - Tipicamente en HDL
  - Independiente de la tecnología
- Firm CORE
  - Descripción estructural
  - Optimizados para una arquitectura
  - Tipicamente en HDL o netlist
- Hard CORE
  - Descripción física
  - Suministrada mediante ficheros de layout (o ya implementados)
  - Dependiente de la tecnología

Gajski's Y-chart





Cores are available vendors (FPGA comodels and refere

## Processors and

8051-Compatible r C8051 legacy r D80530 fast (2 R8051 high-spe R80515 high-sp R8051X-C high Infineon peri

Other 8-bit control PIC® - C165X, CZ80CPU, CZ8 C6805, C6811 C68000 16-bit prod DSPs (Digital Sign 16-bit - C32020 24-bit - C5600

### **Bus and Network Interfaces**

CAN – bus controller, dual CAN controller Ethernet MAC – 10/100, 10/100 Lite, 10/100/1000 FireWire – 1394a link layer controller I2C serial bus – master/slave, slave, high-speed LIN bus controller Parallel ports – ECP slave, EPP slave

PCI – 32-bit, 33 /66 MHz target, master/target, multifunction 64-bit, 66 MHz target, master/target 32-bit, 33/66 MHz host bridge

SPI Serial Protocol Interface - master/slave, slave USB - versions 1.1, 2.0, On-The-Go (OTG)

#### Multimedia Functions

JPEG encoder, decoder, codec Lossless (LJPEG) encoder, decoder

JPEG 2000 - encoder, decoder

MPEG-4 encoder, multi-channel

I2S inter-IC sound bus

SPDIF digital audio interface

CSC color space converter

Huffman encoder and decoder

Image Conversion – block-to-raster, raster-to-block, combination

DCT (Discrete Cosine Transform) – forward, inverse, forward/inverse

DWT (Discrete Wavelet Transform) – forward/inverse, line-based forward, block-based forward

## Ejemplos de IP

## Serial Communications

UARTs

H16450S synchronous interface,

H16550S with FIFOs and synchronous interface, H16750S with FIFOs, IrDA, and synch. interface,

SDLC global serial channel controller

### **Basic Functions**

Standard parts and devices cores Simulation models – logic devices, memories

## Replacement Series

cores specially designed for replacing obsolete and unavailable parts

Bit-slice processors: 4-bit - C2901

16-bit - C29101, C29116A, C49402, C59016

16-bit processors - C80186TX

Microprogram controllers - C2910A, C3910, C49410

DMA controllers - C8237, C82380 32-bit

Peripherals

C6845 CRT controller

C8279 programmable keyboard/display interface C8255A programmable peripheral interface C8259A programmable interrupt controllers

C8254 programmable timer/counter

UARTs - H16450, H16550 with FIFOs, H16750 with FIFOs and IrDA, H8250

Z80 processor support

CZ80CTC programmable counter/timer CZ80DMA direct memory access controller CZ80PIO programmable parallel I/O controller CZ80SIO serial I/O controller



## IPs de procesadores para FPGAs

## □ Soft/firm Cores

- MicroBlaze (Xilinx) MicroBlaze
- NIOS (Intel Altera)
- LEON (http://www.gaisler.com/)
- Microcontroladores (8051, ...)

## □ Hard Cores

- ARM922T (Altera Excalibur, APEX 20K)
- PowerPC (Xilinx, Virtex-II Pro y Virtex-4)

Reemplazados por hardcore de sistemas de procesamiento



Nios<sup>®</sup> II



# Tecnología de IP y desarrollos empotrados





## Desarrollo SoPC basado en IPs





## Integrantes de un módulo IP

- Componentes descritas mediante ficheros
- Documentación
- Con frecuencia, con herramientas de CAD específicas
- Soporte técnico
- Parte jurídica (para los de pago)



# Elementos a considerar al seleccionar un IP

- Funcionalidad
- Consumo de recursos
- Configurabilidad
- Herramientas de desarrollo
- Soporte técnico
- Costo



- 8051 simple
- Presintetizado
- Limitado a 1000 ciclos
- Sin soporte técnico

...por "sólo" 1000 €



# Sitio de IP: opencores.org



# Proyectos en opencores.org



| <b>⊕ Other</b>                                                   |          |              |          |
|------------------------------------------------------------------|----------|--------------|----------|
| Processor                                                        |          |              |          |
| Project                                                          | Files    | Statistics   | Status   |
| 16 Bit Microcontroller                                           | •        | <u>Stats</u> | wbc      |
| 16-bit CPU based loosely on<br>Caxton Foster's Blue architecture | •        | <u>Stats</u> |          |
| 16-bit Open uRISC core<br>Processor                              | •        | <u>Stats</u> |          |
| 1664 microprocessor                                              | •        | <u>Stats</u> |          |
| 2 way superscalar processor                                      | <b>A</b> | <u>Stats</u> | ext      |
| 4004 CPU and MCS-4 family chips                                  | •        | <u>Stats</u> |          |
| 6502VHDL                                                         | •        | <u>Stats</u> |          |
| 6809 and 6309 Compatible core                                    | •        | <u>Stats</u> |          |
| 68hc05                                                           | •        | <u>Stats</u> |          |
| 68hc08                                                           | •        | <u>Stats</u> |          |
| 8-bit microcontroller with<br>extended peripheral set            | •        | <u>Stats</u> |          |
| 8-bit Piepelined Processor                                       | •        | <u>Stats</u> |          |
| 8-bit processor                                                  |          | <u>Stats</u> |          |
| 8-bit uP                                                         | •        | <u>Stats</u> |          |
| 8051 core                                                        | •        | <u>Stats</u> | wbc      |
| 8080 Compatible CPU                                              | •        | <u>Stats</u> |          |
| A-Z80 CPU                                                        | •        | <u>Stats</u> |          |
| <u>ae18</u>                                                      | •        | <u>Stats</u> | wbc      |
| <u>aeMB</u>                                                      | •        | <u>Stats</u> | wbc      |
| aq 6502 soft core with phase-<br>level accuracy                  | •        | <u>Stats</u> |          |
| AltOr32 - Alternative Lightweight OpenRisc CPU                   | •        | <u>Stats</u> | wbc      |
| Alwcpu - A light weight CPU                                      | •        | <u>Stats</u> | wbc      |
| Amber ARM-compatible core                                        | •        | <u>Stats</u> | wbc OCCP |
| An inventory of soft processor                                   | •        | Stats        |          |

# 8051 en opencores.org

8051 core :: Overview

#### Details

Name: 8051

Created: Sep 25, 2001 Updated: Nov 13, 2016 SVN Updated: May 5, 2009

SVN: Browse

Latest version: download

Statistics: View

### Other project properties

Category: Processor

Language:

Development status: Alpha Additional info: none WishBone compliant: Yes WishBone version: n/a

License:

### Description

The 8051 microcontroller is member of MCS-51 family, originally designed in the introduction and is estimated it is used in a large percentage of all embedded such peripherals, like timers and counters, additionally there are 128 bytes of o memory.

#### Features

- 8-bit CPU optimized for control applications
- Exstensive Boolean processing (single-bit logic) capabilities
- 64K Program Memory address space
- 64K Data Memory address space
- up to 64K bytes of on-chip Program Memory (ROM)
- 128 bytes of on-chip Data RAM
- 4, 8 bit wide, ports outputs (byte or bit addressable)
- 4, 8 bit wide, ports inputs (byte or bit addressable)
- Two 16-bit timer/counters
- 6-source/5-vector interrupt structure with two priority levels priority levels

#### Status

Basic core is now syntesizable. I test it with XESS XSV board. It have all pheripherals.

## I/O ports

- rst (in) reset
- clk (in) clock
- int0 (in) external interrupt 0
- int1 (in) external interrupt 1
- ea (in) external access
- iadr\_o (out) program rom addres
- idat\_i (in) input from external rom
- istb\_o (out) strobe to program rom
- iack\_i (in) acknowledge from external rom
- icyc\_o (out) cycle output to external rom
- dat\_i (in) exteranal ram input
- dat o (out) exteranal ram output
- adr o (out) external address
- we\_o (out) write to external ram
- stb o (out) strobe
- ack i (in) acknowledge
- cyc\_o (out) cycle
- p0\_in, p1\_in, p2\_in, p3\_in (in) port inputs
- p0\_out, p1\_out, p2\_out, p3\_out (out) port outputs
- rxd (in) receive
- txd (out) transmit
- t0, t1 (in) t/c external inputs

## IMAGE: interface.jpg

FILE: interface.jpg DESCRIPTION: interface

### Modules

- oc8051\_acc: accumulator
- oc8051\_alu: aritmetic logic unit
- oc8051\_alu\_src1\_sel, oc8051\_alu\_src2\_sel, oc8051\_alu\_src3\_sel: alu source
- oc8051\_b\_register: sfr b register
- oc8051 comp; compare
- oc8051\_cy\_select: carry select
- oc8051\_decoder: main module, decodes instruction and creates control signs
- nc8051 defines

# Sitio de IP: www.design-reuse.com



## **Propuesto**

 Confeccione un programa para un 8051 con reloj de 12 MHz que cada dos segundos, medidos con ayuda de un temporizador atendido por interrupción, lea el estado de ocho interruptores conectados al puerto P1 y lo envíe a ocho LED conectados al puerto P1.

